| |||||||||||||||||||||||||
| |||||||||||||||||||||||||
| |||||||||||||||||||||||||
| |||||||||||||||||||||||||
2007年于安庆师范大学获取计算机科学与技术专业学士学位; 2013年获得中国科学技术大学软件与理论专业博士学位,香港城市大学电脑科学博士学位; 2013年8月起在合肥工业大学计算机与信息学院工作。 | |||||||||||||||||||||||||
| |||||||||||||||||||||||||
ComputerArchitecture: Non-VolatileMemory、On-ChipNetwork NearData Processing、Domain-SpecificAcceleration 科研项目: 2015年度"香江学者"计划。 国家自然科学青年基金,批准号:61402145,2015-2017,主持(PI),已结题。 安徽省青年基金,批准号:1508085QF138,2015-2017,主持(PI),已结题。 | |||||||||||||||||||||||||
| |||||||||||||||||||||||||
本科生:《计算机体系结构》 研究生:《高级计算机体系结构》 | |||||||||||||||||||||||||
| |||||||||||||||||||||||||
| |||||||||||||||||||||||||
代表论文: JianhuaLi, Minming Li, et al., Thread Criticality Assisted Replicationand Migration for Chip Multiprocessor Caches,in IEEE Transactionson Computers, 2017. JianhuaLi, Liang Shi, et al., Thread Progress Aware Coherence Adaptionfor Hybrid Cache Coherence Protocols, in IEEE Transactions onParallel and Distributed Systems, 2014. JianhuaLi, Liang Shi, et al., Low-energy Volatile STT-RAM Cache DesignUsing Cache-Coherence-Enabled AdaptiveRefreshs, in ACM Transactions on Design Automation of ElectronicSystems, 2013. |